Sumários
CP4: Microarquitetura ARM 64 de ciclo único
7 Novembro 2025, 09:00 • Maria da Conceição Mendes Canilho Teixeira Pereira
ALU, Registos, Memória, fases de execução das instruções. Prática: sintetizar o somador de 8 bits para Zynq-7000, usando o Vivado com descrição em VHDL.
Aula 8
6 Novembro 2025, 14:00 • João Pedro Duarte Monge
CP4: Microarquitetura ARM 64 de ciclo único. ALU, Registos, Memória, fases de execução das instruções. Prática: sintetizar o somador de 8 bits para Zynq-7000, usando o Vivado com descrição em VHDL
Aula 4
6 Novembro 2025, 09:00 • João Pedro Duarte Monge
CP2 continuação, Início de CP4: Terminar o estudo dos códigos alfanuméricos (ASCII e Unicode); Início do estudo da estrutura dos computadores. Demonstração da criação de um somador em Vivado.
CP3: ARM 64 bits
31 Outubro 2025, 09:00 • Maria da Conceição Mendes Canilho Teixeira Pereira
ISA ARM de 64 bits; Assembly ARM 64 bits; Prática: ajudar os estudantes a criarem um somador em VHDL simulando em Vivado. Realização do 1º teste a seguir à aula.
Aula 7
30 Outubro 2025, 14:00 • João Pedro Duarte Monge
CP3: ISA ARM de 64 bits; Assembly ARM 64 bits; Prática: ajudar os estudantes a criarem um somador em VHDL simulando em Vivado. Realização do 1º teste a seguir à aula.